Silicon Labs的新型時脈產品完全相容PCIe Gen 5通用時脈、非展頻(SRNS)和展頻(SRIS)架構。儘管PCIe Gen 5的抖動標準更加嚴格,但Silicon Labs的新型產品免除分離電源濾波套件,簡化PCB配置,同時確保系統級雜訊不會降低時脈抖動性能。電路板設計人員可以使用插入式兼容的Si5332,Si522xx和Si532xx時脈無縫遷移現有的PCIe Gen 1/2/3/4設計,進而利用更快的PCIe序列介面。
Silicon Labs時脈產品總經理James Wilson表示:「Silicon Labs致力於提供一流的時脈解決方案,以便支援更高速PCI Express技術轉移。資料中心設計人員可利用PCIe Gen 5提升CPU和工作負載加速器之間的互連速度,包括GPU、FPGA和專用加速器解決方案。增加網路、儲存和AI資源的頻寬,將有助於產業邁向400G乙太網路時代。」
Silicon Labs PCI Express時脈抖動工具現已更新,包括精確測量PCIe Gen 5參考時脈抖動所需的濾波器。此軟體大幅簡化PCIe時脈抖動測量,確保符合PCI-SIG Gen 1/2/3/4/5通用時脈、SRNS和SRIS規格以應用適當的濾波器,同時取得易讀的資料。這些便於操作的實用工具可在silabs.com/pcie-learningcenter免費下載。